Пред.Страница След.Страница Раздел Содержание
9.1.9 Структурная схема с удвоенным числом элементов памяти.
В структурной схеме автомата, выполненного на
элементах импульсного типа (рис. 9.4), линии задержки используются для
сохранения схемы, относящегося к моменту прихода входного сигнала, на время
действия синхронизирующего сигнала. Такая задержка изменения состояния
гарантирует отсутствие состязаний в схеме , которые
могли бы возникнуть во время действия синхронизирующего сигнала.
Применение линий задержки в схемах в настоящее
время ограничивается трудностями их изготовления в виде микроэлектронных
интегральных схем. Последнее обстоятельство привело к тому, что на практике
начали заменять линии задержки элементами памяти, которые в потенциальных
системах элементов, обычно строятся на основе логических элементов и не
нарушают технологической целостности схемы.
Структурная схема автомата с двумя ярусами
элементов памяти изображена на рис. 9.24. Первый ярус элементов памяти
используется в схеме для хранения кода состояния, относящегося к моменту
прихода входного сигнала. Выходные сигналы элементов памяти этого яруса
подаются на вход комбинационной схемы. Второй ярус элементов памяти
предназначен для хранения кода состояния, в которое переходит автомат в
рассматриваемом такте. Этот код должен передаваться в элементы памяти первого
яруса либо в момент изменения входного сигнала, либо в момент его отсутствия.
Рис. 9.24. Структурная схема с удвоенным числом элементов памяти
В схеме используется два синхронизирующих
сигнала t1 и t2. Сигнал t2 должен быть несколько сдвинут во времени
относительно момента подачи входного сигнала. Такой сдвиг позволяет исключить
влияние на элементы памяти переходных процессов, обусловленных риском в
комбинационной части схемы. Сигнал t2
подается на элементы конъюнкции и разрешает прохождение сигналов,
соответствующих значениям функций возбуждения, на входы элементов памяти
второго яруса. Сигнал t1
осуществляет передачу кода состояния из элементов памяти второго яруса в
элементы памяти первого яруса. Этот сигнал должен подаваться в схеме
обязательно после окончания действия сигнала t2
и входного сигнала.
Необходимо отметить, что приведенная структурная
схема широко используется на практике при построении как типовых блоков
цифровых вычислительных устройств: счетчиков, регистров, делителей и т. п., так
и управляющих схем.
Пред.Страница След.Страница Раздел Содержание